模拟集成电路图设计——刘小明论文.docx
上传人:王子****青蛙 上传时间:2024-09-12 格式:DOCX 页数:12 大小:1.9MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

模拟集成电路图设计——刘小明论文.docx

模拟集成电路图设计——刘小明论文.docx

预览

免费试读已结束,剩余 2 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

学号专业计算机及应用集成电路的出现与发展彻底改变了人类的文明和人们的日常生活面目。集成电路是电子电路,它不不同于一般意义上的电子电路,它是把成千上万的电子元件包括晶体管,电阻,电容甚至电感集成在微小的芯片上面,正是这种奇妙的设计和制造方式使它为人类社会的进步创造了空前绝后的奇迹,而使这种奇迹变为现实的是集成电路掩膜版图设计。模拟集成电路版图设计集成电路版图是电路系统与集成电路工艺之间的中间环节,是一个不可少的重要环节。通过集成电路的版图设计,可以将立体的电路系统变为一个二维的平面图形,再经过工艺加工还原于基于硅材料的立体结构。因此,版图设计是一个上承的电路系统,下接集成电路芯片制造的中间桥梁,其重要性可见一斑。但是,集成电路版图设计是一个令设计者感到困惑的一个环节,我们常常感到版图设计似乎没有什么规矩,设计的经验性往往掩盖了设计的科学性,即使是许多多年版设计经验的人有时候也说不清楚为何要这样或者那样设计。在此,集成电路版图设计是一门技术,它需要设计者具有电路系统原理与工艺制造方面的基础知识。但它更需要设计者的创造性,空间想象力和耐性,需要设计者长期工作的经验和知识的积累,需要设计者对日异月新的集成电路发展密切关注和探索。一个优秀的版图设计者对于开发超性能的集成电路是极其关键的。在版图的设计和学习中,我们一直会面临匹配技术降低寄生参数技术熟悉电路作用(功能,频率)电流密度的计算(大电流和小电流的电流路径以及电流流向)等这些基本,它们也是最重要的问题。版图的设计,从半导体制造工艺,到最后的后模拟过程都是非常关键的,里面所涉及的规则有1500——2000条,一些基本问题的解决方法和设计的调理化都将在下面提及。目录一半导体加工工艺二模拟电路版图三电阻,电容,二极管,双极性晶体管四寄生参数五匹配六噪声七平面布局八验证九一般技术十cadence中版图例子附录一集成电路设计流程附录二模拟集成电路版图设计流程附录三集成电路制造工艺附录四模拟集成电路版图设计经验总结集成电路设计流程设计芯片检测单晶、外延材料掩膜版芯片制造过程封装测试系统需求集成电路芯片设计过程框架From吉利久教授是功能要求行为设计(VHDL)行为仿真综合、优化——网表时序仿真布局布线——版图后仿真否是否否是Singoff模拟集成电路版图设计流程:阅读研究报告理解电路原理图了解电路的作用熟悉电流路径晶大小知道匹配器件明白电路中寄生,匹配,噪声的产生及解决方案对版图模块进行平面布局对整个版图进行平面布局熟练运用cadence软件进行版图绘制Esd的保护设计进行drc与lvs检查整理整个过程中的信息时刻做记录注意在设计过程中的交流单元库中基本单元较小的功能块总体版图版图检查与验证布局布线布局布线较大的功能块布局布线布图规划集成电路制造工艺双极工艺:Cmos(p阱)工艺:版图设计经验总结:1查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.2Cell名称不能以数字开头.否则无法做DRACULA检查.3布局前考虑好出PIN的方向和位置4布局前分析电路,完成同一功能的MOS管画在一起5对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。6对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的路尤其注意这点.7在正确的路径下(一般是进到~/opus)打开icfb.8更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他library下,被改错.9将不同电位的N井找出来.10更改原理图后一定记得checkandsave11完成每个cell后要归原点12DEVICE的个数是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线必须先有考虑(与经验及floorplan的水平有关).13如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来14尽量用最上层金属接出PIN。15接出去的线拉到cell边缘,布局时记得留出走线空间.16金属连线不宜过长;17电容一般最后画,在空档