如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
计算机组成原理第一章概述第二章计算机中的数据表示第三章运算方法和运算器第四章存储器及存储系统第五章指令系统第六章中央处理器第七章系统总线第八章输入输出系统第九章计算机外部设备第十章计算机系统结构第4章存储器及存储系统教学目标教学重点教学过程4.1存储器概述(1/3)4.1存储器概述(2/3)4.1存储器概述(3/3)4.1.1存储器的分类4.1.2存储器的分级结构4.2主存储器4.2.1主存储器技术指标(1/6)4.2.1主存储器技术指标(2/6)4.2.1主存储器技术指标(3/6)4.2.1主存储器技术指标(4/6)4.2.1主存储器技术指标(5/6)4.2.1主存储器技术指标(6/6)4.2.2主存储器基本组成4.2.2主存储器基本组成4.2.3主存储器基本操作4.3半导体存储器芯片4.3.1静态MOS存储器4.3.1静态MOS存储器(1/11)4.3.1静态MOS存储器(2/11)4.3.1静态MOS存储器(3/11)4.3.1静态MOS存储器(4/11)4.3.1静态MOS存储器(5/11)4.3.1静态MOS存储器(6/11)4.3.1静态MOS存储器(7/11)4.3.1静态MOS存储器(8/11)4.3.1静态MOS存储器(9/11)4.3.1静态MOS存储器(10/11)4.3.1静态MOS存储器(11/11)4.3.2动态MOS存储器(1/11)4.3.2动态MOS存储器(2/11)4.3.2动态MOS存储器(3/11)4.3.2动态MOS存储器(4/11)4.3.2动态MOS存储器(5/11)4.3.2动态MOS存储器(6/11)4.3.2动态MOS存储器(7/11)4.3.2动态MOS存储器(8/11)4.3.2动态MOS存储器(9/11)4.3.2动态MOS存储器(10/11)4.3.2动态MOS存储器(11/11)4.3.3半导体只读存储器4.4主存储器组织4.4.1存储器与中央处理器的连接用静态MOS存储片组成RAM位扩展法:例如:用8K×1的RAM存储芯片,组成8K×8位的存储器,按8位=m×1的关系来确定位扩展所需要的芯片数。共需8片,每一芯片的数据线分别接到数据总线的相应位。字扩展法:字扩展:字向扩展而位数不变,将芯片的地址线、数据线、读写控制线并联,而由片选信号来区分各片地址。例如:用16k×8位的芯片采用字扩展法组成64k×8位的存储器:4个芯片。地址分配:地址总线低位地址A0-A13与各芯片的14位地址端相连,而高两位的地址A14、A15经2:4译码器和4个芯片的片选端CE相连。4.4.1存储器与中央处理器的连接8K×1位扩展组成的8K×8RAMA15A14CPUA0A13WED0~D7字位同时扩展:2114存储芯片1K×4扩展成2K×8存储器4.4.2高速缓冲存储器(1/11)4.4.2高速缓冲存储器(2/11)4.4.2高速缓冲存储器(3/11)4.4.2高速缓冲存储器(4/11)4.4.2高速缓冲存储器(5/11)4.4.2高速缓冲存储器(6/11)4.4.2高速缓冲存储器(7/11)4.4.2高速缓冲存储器(8/11)4.4.2高速缓冲存储器(9/11)4.4.2高速缓冲存储器(10/11)4.4.2高速缓冲存储器(11/11)4.4.3多体交叉存储器(1/4)4.4.3多体交叉存储器(2/4)4.4.3多体交叉存储器(3/4)4.4.3多体交叉存储器(4/4)4.4.4虚拟存储器(1/9)4.4.4虚拟存储器(2/9)4.4.4虚拟存储器(3/9)4.4.4虚拟存储器(4/9)4.4.4虚拟存储器(5/9)页式管理的地址变换:用页表快表与慢表4.4.4虚拟存储器(6/9)4.4.4虚拟存储器(7/9)段式虚拟存储器段式管理的地址变换:用段表4.4.4虚拟存储器(8/9)4.4.4虚拟存储器(9/9)段页式虚拟存储器4.5存储保护4.5.1存储区域保护4.5.2访问方式保护本章小结