DVB-DSNG系统下无线调制解调器的FPGA实现.pdf
上传人:qw****27 上传时间:2024-09-12 格式:PDF 页数:4 大小:402KB 金币:15 举报 版权申诉
预览加载中,请您耐心等待几秒...

DVB-DSNG系统下无线调制解调器的FPGA实现.pdf

DVB-DSNG系统下无线调制解调器的FPGA实现.pdf

预览

在线预览结束,喜欢就下载吧,查找使用更方便

15 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

万方数据DVB—DSNG系统下无线调制解调器的FPGA实现32∥烹甥撼孵Pam&applicationsl设计内容概述2发射机和接收机I器件与应用张明轩。凡书明,余红英WirelessModem11998年.DVB组织发布第二个卫星广播标准DVB—DSNG。该标准是DVB—S系统的延伸,在QPSK调制方式的基础上增加了高阶调制(8PSK,16QAM),纠错编码方为传输平台,采用车载地面终端等便捷方式进行图像和声音信号的传输采集,提供高时效性、低成本的新闻采集解决方案ii-21。笔者设计的硬件为基带视频信号设备的功能块。其发射机和接收机原理如图1所示。DVB(DVB—compliant)数字卫星新闻采集(DSNG)标准EN210中规定了信道传输的帧结构、信道编码和调制方式。本设计中采用缩短RS码和实用网格编码(P—TCM)分别作为外码和内码。调制方式则采用16QAM调制。硬件电路方面选用Xilinx公司的Virtex—II开发平台,能够对DSP和数据通信系统进行开发。平台选用XC2V4000—6BF957作为处理核心.拥有400万系统门gates)可用,120个嵌人式乘法单元(embeddedmultipliers)。120个块RAM(每个块RAM容量为18kbyte)MHz。可以满足调制解调器的要求131。系统的FPGA实现采用VHDL语言。利用Xilinx的ISE进行编程。HDL模型由XST进行综合,创建的逻辑映射到目标芯片的资源中,布线后仿真。当时序验证完成且时序约束满足后,完成硬件实现。图l为发射机和接收机的原理图.从MPEG一2传输byte的同步字节,即0)【47。用伪随机序列使数据随机化后,外码使用缩短的RS码(204,188)加到经扰码后的每个数据包,包括同步字节。缩短的RS码(204,188)作为调制解调器的外码,该纠错码每204随后进行卷积交织处理,深度为I=12,加到每个误码保护数据包上(204byte),内码使用(2,l,7)卷积编码,约束长度k=7,每输入1bit输出2bit.而信道泽码则是此过程的反过程。图2为信道编码各阶段码字帧结构。(中北大学信息与通信工程学院,山西太原030051)【摘要】数字电视广播的数字卫星新闻采集标准(DVB—DSNG)采用RS码和P—TCM编码分别作为可选的外码和内码,QPSK以及高阶调制(8PSK,16QAM)作为调制方式,在保持信息传输速率且不增加带宽的情况下提高频谱利用率。针对DVB—DSNG系统,在P-TCM编解码器基础上,设计了实时基带信号调制解调器.通过仿真,在n'GA上进行了设计的验证。【关键词】数字视频广播;FPGA;无线调制解调器;P-TCM【中图分类号】TN98【文献标识码】AImplementationDVB—DSNGSystem【Abstract】DVB—DSNGcoding,QPSKmodulation(8PSl(’16QAM)a8modulationmodem【Keywords】DVB;FPGA;wirelessmodem;P-TCM案仍然采用RS码加卷积码的级联码。旨在以通信卫星(system和23040个片.内部时钟频率最高达420复用器来的输入码流是固定数据包格式,包长188包括1byte具有(204—188)/2=8byte的校正能力。基金项目:电子测试技术国防科技重点实验室资助项目(9140C1204040705)文章编号:1002—8692(2011)05—0032—03FPGAofBasedInformation030051,China)orderefficiency301输入码输出码星信道卫星信道b接收机图l调制解调器的原理囹byte,ZHANGMingxuan,FANShuming,YUHongying(SchoolandCommunicationEngineering,NorthUniversityChina,TaiyuanStandardemploysRScodeP-TCMoptionalinnerhighertheschemeattainenergyunderconditionmaintaininginformationwithneedextendbandwidth.Focusingsystem,adesignforreal—timebasebandispresentedbasedcodecoptimalparametemdeterminedthroughcomputersimulationverifiedFPGA.出2011年第35卷第05期(总第355期)onoutertorateasanno万方数据丑杪,烹,视Lt§眺曼隧H!Parts&applications脉冲成型滤波器和匹配滤波器时钟产生和数据同步