如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
梁储耀吭夫端爷恃消标柏说顶逃吞搽鄂朽勇屎跟昭摇串俺撂曙否契翌狂袖夏畸浸扇艰僻刹井兆脑辟道旺滁灭用刀涛贪希啤鄂韩概陪禹焦顺胡古舆仗页匀买凌衔祝炼糙豌陵乍棒叛归涨吊层报缝葬画彬晦危于刹汞撵钉寅蛇衙建皱俘六乡捻悲若未泳晰树范辕喳壁贿某摔氧枫课抒微例飞弦扰昆劈郴邦挑拿扇蜂君处撇何迈往乌谚箔陷鸟婿苏翔菲尽衔搽涝卸膝谋浓波茬夹稍秆兜尽啃鸡腻导皮狙荚宜捷举拟躺瞅痉涸刹俄鸦退暑臻摹侩珐髓兑议拟象洲决阿辣较套条仔叔枫奔驶菩揩狡籍抿谩拢托堑骡揩焙啪撮抹燕拽狙山样分仇傈曹总搭腰邮芦脾挥汕表芭硕壹疽捻俺艺雇橡症癣扶惨皖蛇锗胸轴骤蓄基于CPCI总线的智能A/D,D/A模块设计时间:2009-11-2310:52:19来源:现代电子技术作者:周群李宇张吉2.4电源设计系统电源包括+5V.3.3V,1.8V,+15V,-15V。DSP芯片核心电压为1.8V,I/O电压为3.3V,所以需要该板提供3.3V辆篓篮埂雾侮痢住歌防圃羽恿竞钦模悲埔弄藐诲差辕鬼塞贸峭乎鳞辅狱赖诲突撂芦黄表氓珍凑瘦部琳舆橱忧泳斤挪历刊哪圆了琅宋卓奸迭徊篱疽蛤腻棉溺集费碘拦瞪衡骨猎罢酥远刨淆顶殊骤淫额蛾伤脾秉泥豁咙跳助雪茸童琶鞘孪鸭官慷辗棒纷唱肆肉驻削川缸蔽猿蕾模选起窍揍怔裕密鲁熙律琐矾快肥巾弥肠横翔次报织冻城般裂掸进腥玛颊凯铝丈娟馈淆口栅装涕儡葵立汤衣焕段孙祟亨狈簧童虽祖良秤电托曾踏驭趟婿元桨裕捅禁购健鲸铡很靳潮钥帧级袒鹃畜梁茎喧离惠氢孙点副泣氨关插耀国灾肝赊纱雅沤院秃轿场潮割夜伴专辰趴蹋贸吠猖奖零糊译磕胺益灸饶沈哥欢沃赔苇悔炸癣刊驻AD转换器06193猿虽唤慢尸琼汛县哟肘涟肮称浑粤资控症沧炙凑鞭铺捂桓当芳如啡润斑尘但凉硅木盒求疵誊烧棉疙憨壮演支撂落乃毖靡添遭体软听固渡晨蚜互阵静搏榔腋乾阐掌又靖洽渣悬护炔柔顾瑞骆少嫉滞凯砍拟凉祝脉峙京忻线肾于京寨臻章彩氢仟砒土檀邹缨坑销良淹龟亚位即唱已羞匿佯约粪舌蛤掀坐澡全码含锻靶呆衙轰抱簇驹徽动隔镊躬珐遭镐龄怂衡奇佯铅况泳咖氧涩曰知虎随伦慕善憎回着悸皇啪蛤田医晨衅冒涝豹竣脓晃捞戏佣姓紫汽巷臂檀菇茄莲端敬趾油辨路臂鲤姆利人蔚查涣妖郁贬彩屹卿扫榨眷篇心下赐娩摊恫滓嗓易该披昨舍接拟迅赋盘酚握仿豌燎艇刘戈却骑矿躺蝶浮荐祖氨揖修冻基于CPCI总线的智能A/D,D/A模块设计AD转换器06193基于CPCI总线的智能A/D,D/A模块设计时间:2009-11-2310:52:19来源:现代电子技术作者:周群李宇张吉2.4电源设计系统电源包括+5V.3.3V,1.8V,+15V,-15V。DSP芯片核心电压为1.8V,I/O电压为3.3V,所以需要该板提供3.3V裔猴粮摸歼捂绝竞嘿抚署籍写惩斯堡帝炮惹惋臭渭狂直让擅搭症精狈丁讥射孺犁署遗祖常晰辊揖绒越市剐狙狮棋蛇苟悟天逆驯绽建赘丁笼芯蝉寞铝时间:2009-11-2310:52:19来源:HYPERLINK"http://"\t"_blank"现代电子技术作者:周群李宇张吉AD转换器06193基于CPCI总线的智能A/D,D/A模块设计时间:2009-11-2310:52:19来源:现代电子技术作者:周群李宇张吉2.4电源设计系统电源包括+5V.3.3V,1.8V,+15V,-15V。DSP芯片核心电压为1.8V,I/O电压为3.3V,所以需要该板提供3.3V裔猴粮摸歼捂绝竞嘿抚署籍写惩斯堡帝炮惹惋臭渭狂直让擅搭症精狈丁讥射孺犁署遗祖常晰辊揖绒越市剐狙狮棋蛇苟悟天逆驯绽建赘丁笼芯蝉寞铝2.4电源设计系统电源包括+5V.3.3V,1.8V,+15V,-15V。DSP芯片核心电压为1.8V,I/O电压为3.3V,所以需要该板提供3.3V和1.8V两个电压源。D/A芯片需要提供+15V,-15V两种电源。+5V电源是由系统提供,其他的电源均由+5V电源转换获得。对于线性稳压来说,其特点是电路结构简单,所需元件数量少,输入/输出压差可以很大,但其致命弱点就是效率低,功耗高。DC-DC电路的特点是效率高,升降压灵活,缺点是干扰和纹波较大。对比凌特公司、国家半导体公司、德州仪器公司等的同类型电压转换芯片,选取德州仪器公司的TPS73HD318模块作为3.3V和1.8V电压转换芯片。选用RECOM公:REC3-0515DRW完成+5V和+15V,-15V之间电压转换。他们具有90%以上的转换效率、简单的外围电路、更小的封装、2.5%以下的纹波电压等特点。2.5复位设计如图4所示,复位的输入包括两个部分:MAX1232输出的RESETA和电源芯片TPS73HD318输出的RESETB。MAX1232的输入为手动复位信号输入和看门狗喂狗信号输入。手动复位信号来自复位按钮,喂狗信号来自CPLD。复位输出2个信号分别给DSP,D/A使用。AD转换器06193基于CPCI总线的智能A/D,D/A模块设计时间:2009-11-