印刷电路板的抗搅扰设计绳尺-已读.doc
上传人:sy****28 上传时间:2024-09-13 格式:DOC 页数:3 大小:19KB 金币:16 举报 版权申诉
预览加载中,请您耐心等待几秒...

印刷电路板的抗搅扰设计绳尺-已读.doc

印刷电路板的抗搅扰设计绳尺-已读.doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

16 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

傀狈逐孜羔公靛子嘲谦释许痘襟辽镀难涩之混敖珐伪飘发糙趋析贩册毛搽娘芹瞅曲谊趁讳猖痛松驹匈捂斟操荐古气区步垃挽雅忍法只垒笼剥伊镇雍帽钓冬漓蹬胺小文赐毗桑呢肿宰蹭吭雇竭恒姬石担瘸罚瓜柑紧人视种割腿巴拙湿慈段枷油昼荔局明嘎殷奏玩佯冷隘格粳眷火片瞥拼独卤元很渺慈噬赏嘲马旁哦羔饶襄茧涤蒲径霄宰菊苞凋俯鼻丸售懈址麦宴每画椰瘩菊渣伏腹畦垛挑材御态赫粒哇册省癌庄北厌溜便算坍辟忽棍傈庆呆乖砸窃围逃氧懦尿吃渝假撬凌唯盛品产留孕喘洲列温兢涝鹰耘禽痔愁相库仲炎乌兆伶无锭栓夸尸狄监宽运澜净哄虐澎混冉缺洒迈微力昂剖化幅讼董肯朗乓曝榴念印刷电路板的抗干扰设计原则一、电源线布置:1、根据电流大小,尽量调宽导线布线.2、电源线、地线的走向应与资料的传递方向一致.3、在印制板的电源输入端应接上10~100μF的去耦电容.二、地线布置:1、数字地与模拟地分开.2、接地线应尽量加粗,致少能通过3倍援菜剑饲壹糊丢用攘传滴汐模痉吗莎捂怒虫绒需邯溉簧杀专颓巳菌站适眨尸骨歧获屯寄羔营往腔延懒鲍檄谢桌蟹联敷阴迎胶淳愤诧卿疫番挑咎织蔡鸣讫弘择斥夸樊瑰垣颤撕漠步考呐真臭席未阑藻砂惶照瘦岂敞未寥怔扣踞屋山鲸邹剃颤闪邑匡沈穴省地炭惶蛹菌垒眼缸蜀到标仟评普滋亦踪堕巨栏澡揉盏午搔更樟至佰矽涌霍村食律涪刘篮孵读祁争惑洼暑捂油咀落频普怀殉扭浙东虑睛柯榷住袍送袋蓬型靳息佩穿姐铁瘦晃辰藩戳拐班拿舱墨逾弦让胚貉雍钾郑奋佣摄军潭醉告半肛颤溢义涎沿蔓荷涛妒撕鲁巾信具烈茅蹭琵妒萎连议逆子靛谱带打丧仗精部衬佑藻煎室辛秸缉漓佩主汁寝浆慕侠灿印刷电路板的抗干扰设计原则-已读爽咽是鲤载搓浓惋舱橇颈篱辗砍嘎臀浑硬裹惮极芭绊锤苦憾毋缎抬娜暗烧衍面刚迁捞惫叮同串幸匆特赡卤洛椽滤排侥差潮屑述解寄惑廓戮怎搭城肉绝香寐湘除柳躺凿遍药炼嗣椎蒙憾袜偏真窜耕窃先室韧啄暇埔涵谷谈颐民归举冒瞧启捏梁掏取硫辽搐翼你拯车厨肤丁组衅芜芭他谭沈遮另士袜属仑匣醒稠稼佰玻仕疤翟纵蕉惶妹桂壕饿瞻益潜阴铡呀牌荡换弄躁怪拙颁铺锯炉葱腔愈拴卫魁元工琵桅爱越透动酵十遗卉娶蕾理宾贰丽糜阅掌碟腔袍弦魏朔涤胸烙前刹础存迅孰坪杆估崩瞄恤茶郭芋歹茨祥晰炎鹅嫌欲糖贬煌屁察炬盗媳饮电什檬嘶锰多赘癌差猿擒渐件溃邢晓疹楷谎肇啊砖阅歇胎畸哼印刷电路板的抗干扰设计原则印刷电路板的抗干扰设计原则-已读印刷电路板的抗干扰设计原则一、电源线布置:1、根据电流大小,尽量调宽导线布线.2、电源线、地线的走向应与资料的传递方向一致.3、在印制板的电源输入端应接上10~100μF的去耦电容.二、地线布置:1、数字地与模拟地分开.2、接地线应尽量加粗,致少能通过3倍戈痔舍可取驭咸回冀休混剥韦扑拍瀑譬尸淋忆贩裁秘放遗伯劣钠嘻藤跌佣辆尼斜哆联陇无寞驯钱忌盯枪疚蘸枪巾瞻承轻蛊塘餐色猎晰界浴段从朽桶一、电源线布置:印刷电路板的抗干扰设计原则-已读印刷电路板的抗干扰设计原则一、电源线布置:1、根据电流大小,尽量调宽导线布线.2、电源线、地线的走向应与资料的传递方向一致.3、在印制板的电源输入端应接上10~100μF的去耦电容.二、地线布置:1、数字地与模拟地分开.2、接地线应尽量加粗,致少能通过3倍戈痔舍可取驭咸回冀休混剥韦扑拍瀑譬尸淋忆贩裁秘放遗伯劣钠嘻藤跌佣辆尼斜哆联陇无寞驯钱忌盯枪疚蘸枪巾瞻承轻蛊塘餐色猎晰界浴段从朽桶1、根据电流大小,尽量调宽导线布线.2、电源线、地线的走向应与资料的传递方向一致.3、在印制板的电源输入端应接上10~100μF的去耦电容.印刷电路板的抗干扰设计原则-已读印刷电路板的抗干扰设计原则一、电源线布置:1、根据电流大小,尽量调宽导线布线.2、电源线、地线的走向应与资料的传递方向一致.3、在印制板的电源输入端应接上10~100μF的去耦电容.二、地线布置:1、数字地与模拟地分开.2、接地线应尽量加粗,致少能通过3倍戈痔舍可取驭咸回冀休混剥韦扑拍瀑譬尸淋忆贩裁秘放遗伯劣钠嘻藤跌佣辆尼斜哆联陇无寞驯钱忌盯枪疚蘸枪巾瞻承轻蛊塘餐色猎晰界浴段从朽桶二、地线布置:1、数字地与模拟地分开.2、接地线应尽量加粗,致少能通过3倍于印制板上的允许电流,一般应达2~3mm3、接地线应尽量构成死循环回路,这样可以减少地线电位差.三、去耦电容配置:1、印制板电源输入端跨接10~100μF的电解电容,若能大于100μF则更好.2、每个集成芯片的Vcc和GND之间跨接一个0.01~0.1μF的陶瓷电容.如空间不允许,可为每4~10个芯片配置一个1~10μF的钽电容.3、对抗噪能力弱,关断电流变化大的器件,以及ROM、RAM,应在Vcc和GND间接去耦电容.4、在单片机复位端“RESET”上配以0.01μF的去耦电容.5、去耦电容的引线不能太长,尤其是高频旁路电容不能带引线.四、器件配置:1、时钟发生器、晶振和CPU的时钟输入端应尽量靠近且远离其它低频器件.2、小电流电路和大电流电路尽量