微机原理期末复习题2及答案.doc
上传人:qw****27 上传时间:2024-09-12 格式:DOC 页数:7 大小:1.1MB 金币:15 举报 版权申诉
预览加载中,请您耐心等待几秒...

微机原理期末复习题2及答案.doc

微机原理期末复习题2及答案.doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

15 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

综合练习二一、选择题:1、(78.625)10=CA(116.A)16B(1111000.101)2C(4E.A)16D(01111000.1010)BCD2、若X=-0110101,Y=+1011010,则[X]补=C(1),[Y]补=B(2),[-Y/2]补=D(3)。(1)A10110101B00110101C11001011D11001010(2)A11011010B01011010C10100110D00100110(3)A00101101B10101101C10010011D110100113、若8088CPU的寄存器AL和BL中分别存放了两个单字节带符号数A9H和6FH,若要判别两数的大小,应先做减法操作,然后根据标志位D(1)进行判别。当CPU执行比较指令CMPAL,BL后,标志位OF和SF分别为C(2)。(1)ACFBSFCOFDSF和OF(2)A0和0B0和1C1和0D1和14、已知CS=1000H,DS=2000H,ES=3000H,BX=0200H,SI=0300H,8086/8088CPU执行指令MOVAX,[BX+SI],应从A(1)逻辑段中取出源操作数,该操作数所在单元的逻辑地址为C(2),执行该指令时,CPU的20根地址线上出现的信号为B(3)。(1)A数据段B代码段C堆栈段D附加段(2)A1000H∶0500HB3000H∶0500HC2000H∶0500HD20500H(3)A10500HB20500HC30500HD00500H5、8253外接频率为1MHZ的时钟信号,若控制字设置为35H,则8253将工作于(1)C,可定时的最大时间为B(2),应写入计数器的16位计数初值是(3)A。(1)A计数通道0的方式1,按二进制计数B计数通道0的方式2,按二进制计数C计数通道0的方式2,按BCD码计数D计数通道1的方式2,按BCD码计数(2)A9.999msB10msC65.535msD65.536ms(3)A0B1C0100HDFFFFH8253控制字SC1SC0RL1RL0M2M1M0BCD00通道000计数器锁存000方式00二进制计数01通道101读/写低字节001方式11BCD码计数10通道210读/写高字节010方式211先读/写低字节011方式3后读/写高字节100方式4101方式56、典型的8088单CPU模式微机系统由C(1)组成,8088CPU主要由D(2)组成。(1)A运算器、控制器、存储器及I/O设备;B8088CPU、时钟发生器、地址锁存器、存储器、总线C8088CPU、时钟发生器、地址锁存器、总线驱动器、存储器、I/O设备及总线D8088CPU、运算器、控制器、时钟发生器、地址锁存器、总线驱动器、存储器、I/O设备及总线(2)A通用寄存器、专用寄存器和ALUBALU、FR及8个16位通用寄存器CCS、ES、SS、DS及IP、指令队列DEU和BIU7、一微机系统采用一片8259A构成中断系统,若8259A设置为普通全嵌套、非缓冲、非自动中断结束等方式,并将ICW2设置为18H,系统可有B(1)级中断优先权,各中断源的优先权是A(2),IR2引脚上中断源的中断类型码为C(3),该中断源的中断服务程序入口地址应存于中断向量表中首址为B(4)的4个单元内。(1)A2B8C15D64(2)A固定不变,IR0优先权最高,IR7优先权最低B固定不变,IR7优先权最高,IR0优先权最低C固定不变,可设置IRi优先权最高D自动循环,(3)A18HB19HC1AHD20H(4)A60HB68HC6AHD80H二、填空题:1、某80X86微处理器有20根地址线和16根数据线,,由该CPU构成的微机系统的最大存储器容量可达1MB,内存首末地址分别为00000H和FFFFFH,该微机系统被称为16位微机。2、若8088系统中,CS=1000H,DS=2000H,SS=3000H,SP=0100H,AX=1234H,BX=5678H该系统当前堆栈段的物理地址范围为30000H—3FFFFH,栈顶物理地址为30100H,当执行PUSHAX指令后,AX=1234H,SP=00FEH。3、若CS=2000H,SS=3000H,DS=4000H,一个字数据F69BH存放于数据段中偏移地址为1C50H开始的单元中,其中低字节9BH存放单元的物理地址为41C50H,高字节F6H存放单元的物理地址为41C51H。4、I/O接口是连接CPU和输入、输出外设进行数据交换的硬件电路,I/O接口的主要功能有实现电器特性的匹配、对输入输出数据进行缓冲、隔离等。通常一个外设接口电路包括3类端口:数据端口、状