如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
电子课程设计电子课程设计课程论文题目学班学姓院级号名数字式秒表设计及进阶数字式秒表设计及进阶工学院指导教师2009年7月3日一,内容摘要本设计所实现的数字式秒表是电子设计技术中最基本的设计实验之一.该数字计数系统的逻辑结构较简单,是由微动开关,抖动消除电路,三状态控制电路,微分及整形清零电路,上电复位电路,01秒脉冲发生器,闸门计数控制电路,译码及显示电路组成的电子秒表,其中核心的部分为01秒脉冲发生器,计数,译码及显示电路部分,而其它部分是为使电子秒表在0.1~99秒范围内测定时间附加上的一些外围控制电路.本设计报告由内容摘要,设计任务指标,系统方案论证,元件清单,单元电路设计,电路图及电路工作原理,组装调试,设计成果的评价,课程设计心得体会和参考文献十大部分组成,力求将整个系统的设计过程,原理,以及心得体会完整的呈现出来.二,设计任务及指标1234通过本课程设计计算,安装调试,资料整理,撰写报告等环节,初步掌握电子设计方法以及完成数字秒表的电路设计.利用基本RS触发器,脉冲发生器及计数,译码,显示等单元电路设计数字秒表.由2位数码管显示计数时间,显示分辨率为0.1s,计时误差小于5%.在实验装置上或者利用仿真软件完成数字秒表的线路连接和调试,实现上电自动清零,启动计时显示,暂停计时显示以及重新计时等控制功能.三,系统设计方案论证1数字式秒表,首先需要一个数字显示.按设计要求,须用数码管来做显示器.题目要求最大记数值为9.9秒,则需要一个8段数码管作为秒位(有小数点)和一个7段数码管作为分秒位.要求计数分辨率为0.1秒,那么我们需要相应频率的信号发生器.选择信号发生器时,有两种方案:一种是用晶体震荡器,另一种方案是采用集成电路555定时器与电阻和电容组成的多谐振荡器.秒表核心部分——计数器,使用两个74LS390计数器构成,这种连接方式简单,使用元器件数量少.计数脉冲是由555定时器构成的多谐振荡器,产生10赫兹脉冲,如果精度要求高,也可采用石英振荡器.在选择译码器的时候,有多种选择,如74LS46,74LS47,74LS48等4-7线译码器.为了减小设计的误差,还需要设计在开关端设计消抖电路,微分电路,整形电路.为了满足上电复位,还应该设计上点复位电路.系统框图如下:2四,设计所需元器件材料清单如下图:2五,单元电路设计消抖电路:1.消抖电路:消抖原理:具有锁存功能所致,由两个集成与非门元件构成.接在机械开关K的后面,防止开关K在打开和闭合时一些假信号串入逻辑电路.上电复位电路:2.上电复位电路:复位电路的基本功能是:系统上电时提供复位信号,直至系统电源稳定后,撤销复位信号.为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防电源开关或电源插头分-合过程中引起的抖动而影响复位.微分电路:3.微分电路:3由0.01电容和1.5K电阻构成.从电容端加入的信号,经过电容,电阻,在电阻端输出的信号波形相当于进行了一次微分,故称这种电路为微分电路.脉冲发生器:4.0.1s脉冲发生器:T=0.1s,f=10Hz=1/0.695(R1+2R2)C为产生10Hz频率脉冲,经过计算并实际调整,方案为电容C=2.2u,定值电阻R1=430欧R2=27.4千欧.(经过仿真误差不超过2%)端口OUT为0.1s脉冲发生器的输出端口.计数器电路电路:5.计数器电路:双二—五—十进制加法计数器74LS390芯片功能简介:4如图所示,74LS390芯片内有两组计数器,每组计数器中有两个计数器(一个二进制,一个五进制),共有4个计数器.它们可以单独计数,清零信号是共用的,异步清零高电平有效,即RD=1清零.A,B为时钟脉冲信号入端,QDQCQBQA为输出端.该计数器可以根据不同的输入与输出的选择组成三种进制的计数器.8421码加权计数器:QA与B连接,A端输入脉冲信号,QD,QC,QB,QA输出见计数器工作波形图:6.译码器电路:译码器电路:电路.BIN/7-SEG[T2]1&CT=0V201248G21a20,21b20,21c20,21d20,21e20,21f20,21g20,21.4537126BI/RBORBILTABCDSN74LS48abcdefg131211109151445371261312111091514..SN74LS48.译码器电路是将数码转换为一定的控制信号.在此由74LS48集成元件构成,它能将一个二进制数码转换为输出端的电平信号以控制显示器.5七段数码管(LED)7.七段数码管(LED):7段数码管又分共阴和共阳两种显示方式.如果把7段数码管的每一段都等