基于S3C2440和SM501的嵌入式系统硬件设计.pdf
上传人:qw****27 上传时间:2024-09-12 格式:PDF 页数:4 大小:370KB 金币:15 举报 版权申诉
预览加载中,请您耐心等待几秒...

基于S3C2440和SM501的嵌入式系统硬件设计.pdf

基于S3C2440和SM501的嵌入式系统硬件设计.pdf

预览

在线预览结束,喜欢就下载吧,查找使用更方便

15 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

第l8卷第19期计算机技术与发展v01.18NO.102008年10月COMPUTERTI~;C,HNOI.OGYANDDEVE!.OPMENTOct.2008基于S3C2440和SM501的嵌入式系统硬件设计巨政权,原亮,李浩,郑见灵(军械工程学院计算机工程系,河北石家庄050003)摘要:针对嵌入式系统中大图形显示、高分辨率视频播放难的问题.基于ARM处理器和多媒体协处理器SM501提出了一种高效可行的解决方案,给出了硬件模型和实现方法。经过测试对比,此系统较传统的嵌入式系统具有明显的优势,较完美地解决了嵌入式系统中难以进行火图形显示和高分辨率视频播放的问题。此设计思想和方法不仅仅局限于$3C2440处理器,还同样适合目前ARM系列所有处理器,是解决嵌入式系统大图形显示、高分辨率视频播放的一种新途径。关键词:嵌入式系统;SMS01;$3C2440;ARM中图分类号:TP368.1文献标识码:A文章编号:1673—629X(2008)10—0207—03HardwareDesignofEmbeddedSystemBasedon$3C2440andSM501JUZheng—quan,YUANIAang,LIHao,ZHENGJian—ling(DepartmentofComputer,OrdnanceEngineeringCollege,Shijiazhuang050003,China)Abstract:PresentsanefectivesolutionbasedonARMandSM501to~realizelarge—sizedstaticgraphicimagedisplayingandhigh—resolu—tionfull—motionvideoplaying.Afeasiblemethodandh~dwaremodelisdescribedaSwel1.Aftertesting,canseethatthesystemhasob·viousadvantagescomparedwithtraditionalembeddedsystem,itresoh,estheproblemofdisplayinglarge—sizedstaticgraphicandhigh—resolutionfull—motionvideoplayingperfectly.Thissolutionisriotonlysuitablefor$3C2440,hutalsosuitableforallARMprocessorsatpresen[Thisisanewwaytosolvetheproblemofdisplayinglarge—sizedstaticgraphicandhigh—resolutionfull—motionvideoplaying.Keywords:ernbeddedsystem;SM501;S3C2440:ARMO引言中,处理器将LCD显示器的数据存放于SDRAM中的嵌入式系统在图形处理和视频播放方面的卓越功LCD帧缓冲区中,由处理器中的I∞控制器提取ID能,从多媒体手机、个人PDA等产品中,均可得到充分帧缓冲区中的数据并输送给LCD显示器。一个LCD体现。但在一些例如车载播放等特殊的应用领域,往控制器的时钟信号有3种:FRAMES、C(场同步)、往需要提供640×480以上分辨率、屏幕相对较大的视LINESYNC(行同步)和LCD—DCLK(数据时钟)。在频文件的播放功能。此时常用的嵌入式处理器一般不LCD—DCLK的作用下,LCD控制器将LCD数据信号能满足此类视频文件的流畅播放。尽管如此,在以并行输出到LCD显示器uJ。显然,一个LCD—IX3LKARM处理器为核心的嵌人式系统中引入多媒体协处时钟只能输送一个像素点的数据。由于TFTLCD的理器SM501便可以完美解决这一问题,并以此为例,刷新频率一般在60FLz,具有M×N像素点的LCD显描述了SM501在系统中的地位和作用,并给出了切实示器在1s内要求LCD控制器传送像素点总数为(M×可行的硬件模型和实现方法。N×60),即LCD控制器的LCD—DCLK的频率必须大于(M×N×60)Hz,以便保证LCD显示器的正常显1显示系统简介示。因此,嵌入式处理器芯片LCD控制器支持的最大1.1$3C2440系统分辨率与LCD—DCLK时钟频率有关;然而LeD—在通常以$3C2440处理器为核心的嵌入式系统D(:【是从处理器系统的AHB总线时钟HCLK通过分频计算得出,所以,LCD控制器支持的最大分辨率收稿日期:2008—01—08与系统HCLK有关。虽然S3C2440