如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
硬件设计要点和原理图检查要点目录TOC\o"1-3"\h\zHYPERLINK\l"_Toc116501085"1目的及意义PAGEREF_Toc116501085\h4HYPERLINK\l"_Toc116501086"2原理图设计要点PAGEREF_Toc116501086\h4HYPERLINK\l"_Toc116501087"3原理图检查要点PAGEREF_Toc116501087\h8HYPERLINK\l"_Toc116501088"4PCB检查要点PAGEREF_Toc116501088\h10目的及意义本文主要目的有如下几点:论述硬件原理图设计时一些重要的要点,这些要点是以前设计经验的总结。根据这些原则设计原理图,可以使设计更规范,更正确。规范原理图Review时一些关键的检查点,根据这些检查点,可以避免一些低级的错误,从最大程度上保证工程师的设计初衷是和所画出来的原理图是完全一致的。规范PCBReview时一些关键的检查点,可以从最大程度避免工程师在PCB上所犯的低级失误。以下符号表示的意义:表明必须要遵循的要求表明强烈推荐的要求表明建议的要求工程师可以确认此个检查项确认检查项不能被满足原理图设计要点芯片的外围电路设计尽量使用参考设计,以及芯片的硬件设计指南尽量拷贝别人已经验证过的原理图时钟以及高速信号要有正确的端接方式,要求不高的可采用源端串联方式时钟信号尽量采用点对点连接方式高速并行总线的时钟应该从同一片芯片发出在PCB空间足够的情况下,每个电源PIN上都保证有一个去耦电容.并且靠近电源PIN尽量使用oscillators而不是crystals.对于时钟分发芯片,使用带有PLL功能的Distribution提高时钟性能.选择适当的电容耐压值,对于一般钽电容应该按2X标准选择按钮信号应该有去抖功能接口器件是否有ESD保护功能.对于载板/子板/背板的接口信号,逐个检查接口信号是否一致.单板的功耗/散热必须满足实际工作环境在相同功能的情况下,选用接口尽量简单,元器件管脚数尽量少的元器件运用仿真工具,确定高速信号正确的端接方式在无特殊的情况下,尽量选用标准的电源模块,电源的输出能力要达到负载峰值电流的20%以上对于有几种电源供电的IC,必须注意上电顺序问题没有特别需要,请使用已验证过的元器件.高速串行总线的时钟源必须选用所要求的时钟精度/Jitter对于PCI信号,严格遵循上/下拉原则:以下信号无需上下拉:AD[0:31],CBE[0:3]#,IDSEL,PAR以下信号必需上拉(4.7K):AD[32:63],FRAME#,TRDY#,IRDY#,DEVSEL#,STOP#,SERR#,PERR#,LOCK#,INTA#,INTB#,INTC#,INTD#,REQ64#,ACK64#,CBE[4:7]#,另外还有仲裁器的REG#/GNT#信号对于CompactPCI单板,背板CPCI接口应遵循如下原则:总线串阻原则所有总线型的PCI信号都应该串有10欧姆的电阻,这些信号有:AD0-AD31,C/BE0#-C/BE3#,PAR,FRAME#,IRDY#,TRDY#,STOP#,LOCK#,IDSEL,DEVSEL#,PERR#,SERR#,RST#.如果以下信号被使用,也需要串接10欧姆的电阻:INTA#,INTB#,INTC#,INTD#,SB0#,SDONE,AD32-AD63,C/BE4#-C/BE7#,REQ64#,ACK64#,PAR64.以下是点到点信号不需要串接10欧姆的电阻:CLK,REQ#,GNT#,TDI,TDO,TCK,TMS,TRST#,BD_SEL#,HEALTHY#总线预充电原则,如无括号内注明默认的上拉电阻值都为10K:预充电偏差电压为VP(1V左右的预充电电压)的信号为:所有总线型信号原则上都预充电到VP,其中有:AD0-AD31,C/BE0#-C/BE3#,PAR,FRAME#,IRDY#,TRDY#,STOP#,LOCK#,IDSEL,DEVSEL#,PERR#,SERR#预充电偏差电压是VIO(因为是长针也算是前级电源)的信号为:PCI_RST#,ENUM#,INTA#,INTB#,INTC#,INTD#,REQ#,GNT#(上拉电阻100K),BD_SEL#(上拉电阻1.2K),M66EN,PCIXCAP特例:HEALTHY#不需要预充电电压,但由于其开集电极输出特性,所以上拉到VIO(2K),PCI_CLK可以接到VP,也可以接到VIO,一般还是接到VPI2C/SMBus必须要有上拉