第7章 微机原理习题答案.pdf
上传人:qw****27 上传时间:2024-09-12 格式:PDF 页数:7 大小:135KB 金币:15 举报 版权申诉
预览加载中,请您耐心等待几秒...

第7章 微机原理习题答案.pdf

第7章微机原理习题答案.pdf

预览

在线预览结束,喜欢就下载吧,查找使用更方便

15 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

一.选则题1.C2.B3.A4.C5.C6.A7.B8.B9.C10.C11.D12.C13.D14.B15.D16.C17.D18.A19.C20.C二.填空题21.数据传送、控制任务22.统一编址方式、独立编址方式23.独立编址方式24.数据信息、状态信息、控制信息三.判断题25.对26.对27.对28.错29.对四.简答题30.答:1.微机的外部设备多种多样2.工作原理、驱动方式、信息格式、以及工作速度方面彼此差别很大每一类设备本身可能又包括了多种工作原理不同的具体设备。对于一个具体设备所使用的信息可能是数字式的,也可能是模拟式的,而非数字式信号必须经过转换,使其成为对应的数字信号才能送到计算机总线。这种将模拟信号变为数字信号、或者反过来将数字信号变为模拟信号的功能是A/D、D/A接口来完成的。有些外设的信息是并行的,有些外设的信息是串行的。串行设备只能接收和发送串行的数字信息,而CPU却只能接收和发并行信息。这样,串行设备必须通过接口将串行信息变为并行信息,才能送给CPU;反将CPU送出的并行信息变为串行信息,能送给串行设备。这种变换由串行接口来完成。可见接口也起到并行数据和串行数据的变换作用。3.它们不能与CPU直接相连因为CPU通过总线要和多个外设打交道,而在同一个时刻CPU通常只和一个外设交换信息,就是说,一个外设不能长期和CPU相连,只有被CPU选中的外设,才接收数据总线上的数据或者将外部信息送到数据总线上。除了上面这些原因外,外设的工作速度通常比CPU的速度低得多,而且各种外设的工作速度互不相同,这就要求接口电路对输入输出过程能起一个缓冲和联络的作用。31.答:接口是CPU与外界的连接电路,并非任何一种电路都可以叫做接口,它必须具备一些条件或功能,才称得上是接口电路。那么,接口应具备哪些功能呢?从解决CPU与外设在连接时存在的矛盾的观点来看,一般有如下功能:⑴寻址能力:对送来的片选信号进行识别。⑵输入/输出功能:根据读/写信号决定当前进行的是输入操作还是输出操作。⑶数据转换功能:并行数据向串行数据的转换或串行数据向并行数据的转换。⑷联络功能:就绪信号,忙信号等。⑸中断管理:发出中斯请求信号、接收中断响应信号、发送中断类型码的功能。并具有优先级管理功能。⑹复位:接收复位信号,从而使接口本身以及所连的外设进行重新启动。⑺可编程:用软件来决定其工作方式,用软件来设置有关的控制信号。⑻错检测:一类是传输错。另一类是覆盖错。注:一些接口还可根据具体情况设置其它的检测信息。32.答:I/O设备的组成与实现原理不同,其内部组成结构也有差异,但基本功能部分比较相似。可以将接口分为两大部分,一部分用来与设备相连接,一部分用来与系统相连接。与系统相连的功能部件包括数据总线缓冲/驱动器、地址缓冲译码逻辑、联络控制逻辑等。在端口中需要配置共能不同端口寄存器,用来存放不同类型信息。33.答:一:I/O接口是位于系统与外设间、用来协助完成数据传送和控制任务的逻辑控制电路。是CPU与外界进行信息交换的中转站。按功能分为两类:(1)使微处理器正常工作所需要的辅助电路,通过这些辅助电路,使处理器得到所需要的时钟信号或接收外部的多个中断请求等;(2)输入/输出接口电路,利用这些接口电路,使微处理器可以接收外部送来的信息或将信息发送给外部设备。二:根据微机系统的体系结构不同,I/O接口电路与存储器的编址方式也不相同。不同微型计算机系统中存储器与I/O端口的编址方式通常有两种形式:(1)统一编址方式这种方式又称为无重复编址方式,在这种方式中把外设的一个端口与存储器的一个单元作同等对待,每一个I/O端口都有一个确定的端口地址,CPU与I/O端口之间的信息交换,与存储单元的读写过程一样,内存单元与I/O端口的不同,只在于它们具有不同的地址。这种编址方式的实质是存储器的连接与接口电路的连接共用同一套译码电路。统一编址方式的优点:CPU对I/O端口的读/写操作可以使用全部存储器的读/写操作指令,也可以用对存储器的寻址方式来对I/O端口中的信息进行访问,直接进行算术、逻辑运算及循环、移位等操作;内存与外设地址的统一分配,可以用统一的译码电路,减少了系统中的电路控制;不需要专门的输入、输出操作指令,计算机的指令系统相对简化。统一编址方式的缺点:内存与I/O端口统一编址时,在地址总线数目一定的情况下,外设端口占用一部分