如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
湖南科技大学通信工程系4.1概述4.2系统总线4.3PCI总线4.4PCI-X总线4.5PCIExpress总线4.6其它总线和接口4.1概述4总线的基本概念总线的基本概念总线的基本概念总线的基本概念总线的基本概念总线的层次结构4.1.2总线的分类4.1.2总线的分类4.1.2总线的分类4.1.2总线的分类151617181920总线的层次结构系统总线系统总线为主机系统与外围设备之间的通信通道。在主板上,系统总线表现为与扩展插槽相连接的一组逻辑电路和导线,所以系统总线也叫I/O通道总线系统总线必须有统一的标准,以便按标准设计各类适配卡ISA、EISA、MCA、VESA、PCI、AGP系统总线ISA:IndustryStandardArchitecture——工业标准体系结构,16位标准总线,数据传输率8MB/sMCA:MicroChannelArchitecture——微通道体系结构,32位标准总线,数据传输率40MB/sEISA:ExtendedIndustryStandardArchitecture——扩展工业标准体系结构,32位标准总线,数据传输率33MB/sVESA:VideoElectronicStandardAssociation——视频电子标准协会。VESA总线也称为VL-bus(VESALocalBus),32位标准总线,数据传输率133MB/s系统总线PCI:PeripheralComponent——外部设备互连。32/64位标准总线,数据传输率132MB/sAGP:AcceleratedGraphicsPort——加速图形接口,专为提高视频带宽而设计的总线规范。它是点对点连接,连接控制芯片组和AGP显示卡,因此严格说AGP不能称为总线,而是一种接口标准局部总线用于主机内部特定子系统之间的紧密连接,设置局部总线的目的是为了提高CPU与高带宽占用部件(如显卡)之间的数据传输速率PCI、VESA、AGP为局部总线外部总线用来提供I/O设备与系统中其他部件间的公共通信通路。外部总线标准化程度最高,适用各种处理器。SCSI——小型计算机系统互连USB——通用串行总线外部总线本质上应该算作主机与外设的接口总线的层次结构总线的层次结构550MHz4.28088CPU与时序8088•NMI:非屏蔽中断申请输入端,上升沿触发•INTR:可屏蔽中断申请输入端,高电平有效•CLK:时钟输入端,4.77MHz,33%占空比•RESET:系统复位端,高电平有效,至少4个T状态•READY:准备好输入端,外设向CPU发出•/TEST:测试信号输入端,保证与外设同步•/RD:读信号输出,低电平有效•/WR:写信号输出,低电平有效•MN/MX:高电平为最小,低电平为最大模式最小模式下第24-31引脚信号简介8088在最小模式下的典型配置最大模式下有关引脚的定义8088在最大模式下的典型配置8088与8086的不同之处4.28088系统时序时序图时序图以时钟脉冲信号作为横坐标轴,表示时间顺序;纵轴上是有关操作的引脚信号随时间发生变化的情况,时序图中左边出现的事件发生在右边之前。CLKWR4.3PC总线单总线结构(IBMPC/XT主板示意图)IBMPC/XT总线插槽引脚信号IBMPC/XT总线插槽引脚信号IBMPC/XT总线插槽引脚信号IBMPC/XT总线时序例假设(DS)=3000H,(BX)=500CH,(3500CH)=9AH执行MOVAL,[BX](DS)=3000H,(BX)=500CH,(3500CH)=9AH执行MOVAL,[BX]T1T1T1存储器写周期时序例假设(DS)=6000H,(DI)=300AH,(BL)=7CH执行MOV[DI],BL(DS)=6000H,(DI)=300AH,(BL)=7CH执行MOV[DI],BLT1T1T1IBMPC/XT总线时序例假设(DS)=3000H,(BX)=500CH,(3500CH)=9AH执行MOVAL,[BX](DS)=3000H,(BX)=500CH,(3500CH)=9AH执行MOVAL,[BX]T1T1T1存储器写周期时序例假设(DS)=6000H,(DI)=300AH,(BL)=7CH执行MOV[DI],BL(DS)=6000H,(DI)=300AH,(BL)=7CH执行MOV[DI],BLT1T1T14.2ISA总线接口ISA总线接口ISA总线接口SBHE:总线高字节允许ISA总线接口4.5PCI总线79808182838485数据传输数据传输数据传输数据传输配置空间配置空间配置空间