如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
第五章微处理器结构和微机总线系统第一节微机总线的基本概念第二节8086总线周期概念第三节8086引脚功能MN/MXVCC、GNDCLKAD15-AD0A19-A16/S6-S3BHE/S7ALERD,WRM/IO5.3.1最小模式1-40引脚的功能定义5.3.2最大模式24-31引脚的功能定义5.3.38086CPU的工作模式5.3.48086CPU的基本时序图8086引脚图高为读内存低为读I/O总线空闲状态常用概念信号的流向:芯片与其他部件的联系全靠在引脚上传送信息,这些信息可能自芯片向外输出,也可能从外部输入到芯片,还可能是双向的。CPU的地址线(AB)是输出的,用以寻址存储单元或I/O端口。数据线(DB)是双向的,CPU可通过它从存储器或外设读取数据,也能将数据输出给它们。CPU的某些控制线(CB)是输出的,用来对外界提供控制;也有些控制线是输入的,通过这些流入的信息,可以接受外界的联号。引脚的复用:为了以少量引脚提供更多的功能,会采用引脚复用的做法。三态能力:是指有些引脚除了能正常输出或输入高、低电平外,还能输出高阻状态。当它输出高阻状态时,表示芯片实际上已放弃了对该引脚的控制,使之“浮空”。知识概述