数字电路设计(一).doc
上传人:sy****28 上传时间:2024-09-14 格式:DOC 页数:2 大小:46KB 金币:16 举报 版权申诉
预览加载中,请您耐心等待几秒...

数字电路设计(一).doc

数字电路设计(一).doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

16 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

深圳金百泽电子科技股份有限公司(www.kbsems.com)成立于1997年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的PCB设计、PCB快速制造、SMT加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755-26546699-223数字电路设计(一)关于高速数字电路的电气特性,设计重点大略可分为三项:正时(Timing):由于数字电路大多依据时脉信号来做信号间的同步工作,因此时脉本身的准确度与各信号间的时间差都需配合才能正确运作,严格的控制线长,基版材质等都成为重要的工作。信号品质(SignalQuality):高速电路已不能用传统的电路学来解释。随着频率变高,信号线长已逐渐逼近电磁波长,此时诸如传输线原理(TransmissionLine)的分布电路(Distributecircuit)的概念,需加以引进才能解释并改进信号量测时所看到的缺陷。电磁干扰(EMI):需防范电路板的电磁波过强而干扰到其它的电路讯号。Outlinev传输速度的计算v信号品质v阻抗不匹配传输速度的计算就传输线a点至b点,我们都必须计算讯号在电路板上的传导速度才行,但这又和许多系数息息相关,包括导体(通常为铜箔)的厚度与宽度,基板厚度与其材质的电介系数(Permittivity)。尤其以基板的电介系数的影响最大,一般而言,传导速度与基板电介系数的平方根成反比。以常见的FR-4而言,其电介系数随着频率而改变,其公式如下:ε=4.97-0.257log以PentiumII的时脉信号为例,其上升或下降缘速率典型值约在2V/ns,对2.5V的时脉信号而言,从10%到90%的信号水平约需1ns的时间,依公式:BW=0.35/可知频宽为350MHZ。代入公式可知电介系数大约是4.57。如果传导的是两片无穷大的导体所组成的完美传输线,那么传输的速度应为5.43inch/ns。但对电路板这种信号线(Trace)远比接地层要细长的情况,则可以用微条(Microstrip)或条线(Stripline)的模型来估算。对于走在外层的信号线,以微条的公式:inch/ns可得知其传输速度约为6.98inch/ns对于走内层的信号线,以条线的公式:inch/ns可得知其传输速度约为5.50inch/ns除此之外,也不要忽视贯穿孔(Via)的影响。一个贯穿孔会造成24ps左右的延迟,举例而言,时脉产生器到芯片A的时脉线长为12inch,并打了4个贯穿孔;到B为7inch,没有贯穿孔,则两者之间的时脉歪斜为(12-7)/6.98+(0.024X4)=0.81ns。