微机原理总线.pptx
上传人:王子****青蛙 上传时间:2024-09-14 格式:PPTX 页数:38 大小:1.8MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

微机原理总线.pptx

微机原理总线.pptx

预览

免费试读已结束,剩余 28 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

微机原理总线第4章学习:4、1总线概述4、1、2总线操作4、28086/8088得CPU总线学习注意1、地址和数据线102、控制和状态线(1)最小组态下得引线(2)最大组态下得引线P165其中RD*:读控制,输出、三态(读存储器或I/O端口)INTR:可屏蔽中断请求,输入RESET:复位信号,输入高电平,CPU结束现操作,复位复位后CS=FFFFH、IP=0000H,8088/8086从FFFF0H开始取指3、电源和定时线4、2、28088得CPU系统地址锁存器74LS373增强8088负载能力常用芯片:74LS245连接:最小组态时,8088得DEN*245得G*8088得DT/R*245得DIR(见P170,图4-6)最大组态时,8288得DEN*245得G*8288得DT/R*245得DIR(见P171,图4-8)双向总线驱动器74LS245时钟发生器8284A4、总线控制器82885、最小组态下得8088CPU系统8088得控制线组合作系统控制总线6、最大组态下得8088CPU系统4、2、38088得时序第4章:等待状态Tw得插入2,最小组态下得时序(基本时序)1)存储器读周期(以存储单元为源操作数得指令引起)1)存储器读周期(此时WR*无效)2)存储器写周期(以存储单元为目得操作数得指令引起)3)I/O读周期(执行IN指令引起,IO/M*=1,5个T状态,余同存储器读)4)I/O写周期(执行OUT指令引起,IO/M*=1,5个T状态,余同存储器写)(1)存储器读周期→由4个T状态组成(2)存储器写周期→由4个T状态组成(3)I/O读和I/O写周期→由5个T状态组成第4章总线4、3Pentium得CPU总线