第5章 时序逻辑电路.ppt
上传人:sy****28 上传时间:2024-09-14 格式:PPT 页数:90 大小:15.1MB 金币:18 举报 版权申诉
预览加载中,请您耐心等待几秒...

第5章 时序逻辑电路.ppt

第5章时序逻辑电路.ppt

预览

免费试读已结束,剩余 80 页请下载文档后查看

18 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

第5章时序逻辑电路时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。驱动方程(1)按触发器的动作特点同步时序电路中,所有触发器的动作是在同一时钟信号控制下发生的。(2)根据输出信号特点米利(Mealy)型时序电路,其输出不仅与现态有关,而且还决定于电路当前的输入。穆尔(Moore)型时序电路,其输出仅决定于电路的现态,与电路当前的输入无关。电路图例1:分析电路的逻辑功能。输出方程:②列出状态转换表及状态图状态转换图:时序图:例2:分析电路的逻辑功能。②列出状态转换表及状态图②列出状态转换表及状态图②由状态方程画出状态转换图设计要求例1状态表状态方程:⑤电路图⑥检查电路能否自启动⑤电路图状态表⑤电路图⑥检查电路能否自启动设计一个串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。/Y④选触发器,求输出、状态、驱动方程比较,得驱动方程:比较,得驱动方程:例:设计加1、加2的五进制加法计数器。设计一个“101”串行数据检测电路(实验)本节小结:3.3计数器在数字电路中,用来存放二进制数据或代码的电路称为寄存器。一、寄存器和移位寄存器2、移位寄存器移位寄存器除具有存储二值代码的功能外,还有移位的功能。所谓移位功能是指寄存器中存储的数据,在移位脉冲的作用下依次左移或右移。1、写出驱动方程、输出方程、状态方程74LS194逻辑图74LS194功能表:3、应用在数字电路中,能够记忆输入脉冲个数的电路称为计数器。1、同步计数器电路结构根据上图可以写出:驱动方程、状态方程、输出方程。将初态0000带入状态方程,可得状态转换图。时序图控制端74161的功能表(2)、同步二进制减法计数器电路结构(3)、同步十六进制加/减法计数器电路结构74LS191的功能表(4)、同步十进制加法计数器二、解决办法1、计数状态器件实例:74160(5)、同步十进制减法计数器(6)、同步十进制加/减法计数器(1)、异步二进制加法计数器1(2)、异步二进制减法计数器时序图(3)、异步十进制计数器3、任意进制计数器的构成如图为N进制加法计数器的状态转换图,设初始状态为0,用表示。置数法(置位法)例:试利用同步十进制计数器74LS160接成同步六进制计数器。置零法利用一个基本RS触发器将暂存一下,从而保证置零信号有足够的作用时间,使计数器能够可靠归零。置数法用上述方法没有用到芯片原有的进位输出。若考虑用原有的进位输出,则计数状态因为:(2)M>N例:试用两片十进制计数器接成百进制计数器。解:M=100,N1=N2=10①串行进位的方式②并行进位方式例:试用两片同步十进制计数器接成二十九进制计数器。解:M=29,N1=N2=10①整体置零方式置零信号:②整体置数方式置数信号:4、移位寄存器型计数器(移位寄存器的应用)工作原理用移位寄存器构成的环形计数器优点:电路结构简单,不需要其它的外加其他门电路。缺点:没有充分利用电路的有效工作状态,一般来说一个n位的移位寄存器组成的环形计数器,其有效工作状态为n,而一个n位移位寄存器的工作状态数为2n,其中2n-n个状态没有利用。(2)扭环形计数器用4位寄存器构成扭环形计数器时,也是不能自启动的,但其有效工作状态为8,比环形计数器提高了一倍。即:用n位寄存器构成扭环形计数器时,有效工作状态为2n,无效工作状态为2n-2n。作业:作业: