时序逻辑电路的设计方法.ppt
上传人:天马****23 上传时间:2024-09-11 格式:PPT 页数:20 大小:1.5MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

时序逻辑电路的设计方法.ppt

时序逻辑电路的设计方法.ppt

预览

免费试读已结束,剩余 10 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

时序逻辑电路分析与设计方法解:由图可知,时钟脉冲CP加在每个触发器的时钟脉冲输入端上因此,它是一个同步时序逻辑电路,可不写时钟方程。(1)写方程式2)驱动方程:(5)检查电路能否自启动:110和111两个状态称为“无效状态”。如果由于某种原因而进入无效状态,只要继续输入CP,电路便会自动返回有效状态,则该电路能够自启动。否则不能自启动。由以上分析知,图示电路为能自启动同步六进制加法计数器5-3-2时序逻辑电路的设计方法(5)画逻辑图:根据选用的触发器和求得的输出方程和驱动方程,即可画出逻辑电路图。(6)检查电路能否自启动:由于没有无效状态,因此,电路能自启动。复习及提问:组合电路分析思考题:1.什么是时序逻辑电路?它在结构上有什么特点?2.什么是同步时序逻辑电路?什么是异步时序逻辑电路?3.简述同步和异步时序逻辑电路的分析方法,它们的主要区别是什么?作业题:5-14;15、16、补充1题预习:数模转换电路补充:试分析以下图所示时序逻辑电路的逻辑功能。写出它的驱动方程、状态方程,列出状态转换真值表,并画出Q0、Q1的波形,检查能否自启动(已知初态Q1Q0=00)。