[IT认证]月SOPC助理工程师认证考试试题及答案(完整版).doc
上传人:天马****23 上传时间:2024-09-10 格式:DOC 页数:75 大小:3.4MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

[IT认证]月SOPC助理工程师认证考试试题及答案(完整版).doc

[IT认证]月SOPC助理工程师认证考试试题及答案(完整版).doc

预览

免费试读已结束,剩余 65 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

[IT认证]月SOPC助理工程师认证考试试题及答案(完整版)(文档可以直接使用,也可根据实际需要修改使用,可编辑欢迎下载)(密封线内勿答题)学校专业姓名身份证号(密封线内勿答题)(考试时间:120分钟)题号一二三四五总分分数选择题(本大题共15个小题,每小题1分,共15分)得分评阅人1、对于FPGA芯片来讲,下列说法错误的是:()A.FPGA是现场可编程逻辑器件的缩写B.FPGA的内部可以集成DSP、PowerPC等模块C.FPGA是非易失性器件D.FPGA的内部逻辑可以反复修改2、下列不属于软核处理器的是:()A.Leon3B.OpenRisc1200C.MicroblazeD.MIPS3、下列不属于FPGA片内资源的是哪个?()A.PLL(锁相环)B.LUT(查找表)C.NiosII软核处理器D.DSP处理模块4、μCOS-II操作系统属于:()A.顺序执行系统B.占先式实时操作系统C.非占先式实时操作系统D.分时操作系统5、下列关于SOPC的说法正确的是:()A.SOPC系统可以对其结构进行修改,因此可以说SOPC是永不过时的嵌入式系统。B.NiosII是一种软核处理器,故可以任意修改其内部结构。C.NiosII可以脱离FPGA芯片单独运行。D.SOPC系统具有体积小、快速灵活、低功耗等优点。6、下列可综合的VerilogHDL语句是:()A.!==B.taskC.initialD.#delay7、下列VerilogHDL表达式中正确的是:()A.4’b001<<1=5’b00010;B.!4’b1011||!4’b0000=1’b1;C.4’b1010&4’b1101=1’b1;D.4’b1011&&4’b0100=4’b1111;8、下列选项中哪个不是嵌入式系统软硬件划分的原则。()A.系统优化原则B.资源利用率原则C.性能原则D.性价比原则9、NiosII的系统中SDRAM的IP核时钟与系统全局时钟相差多少度?()A.-60度B.-50度C.-70度D.-90度10、下列描述可以在FPGA中稳定运行的是:()A.状态机编码中采用二进制编码方式B.在时钟上升沿到来时A的值由“1001”变为“0110”C.大量采用异步电路设计D.采用时钟的正负沿调整采样11、下列关于VerilogHDL模块连接正确的是:()Module1Module2(.a(code1),.clk(clk),.rst(rst),.b(k1));A.a是顶层模块,code1是底层模块。B.b是顶层模块,k1是底层模块。C.Module1是底层模块,Module2是顶层模块。D.Module2的端口可以用reg类型定义12、下列关于uClinux的说法正确的是:()A.uClinux是在linux的基础上裁剪了内核和应用程序库。B.uClinux可以使用linux的一部分命令C.uClinux由于没有MMU,故仅能运行在没有MMU的处理器上D.uClinux是硬实时的嵌入式操作系统。13、下列对I2C总线说法正确的是:()A.SCL线为高电平时,SDA线又低电平向高电平跳变表示数据传输的开始。B.SCL线为低电平时,SDA线又低电平向高电平跳变表示数据传输的结束。C.SDA线是双向的,而SCL线是单向的。D.在标准传输模式下,I2C总线的速度是400Kb/s14、下列关于存储器的说法错误的是:()A.Norflash的的特点是写入数据慢读出数据快。多用于存储指令。B.所有的Flash存储器都存在“位交换”,故必须使用EDC/ECC算法以确保稳定性C.Sram是静态随机存储器,一般读写速度很快但容量较小。D.DDR是在SDRAM的基础上提高一倍时钟。15、下列哪项不是PLL锁相环的功能:()A.PLL可以优化时钟,故有效降低FPGA芯片的功耗。B.PLL核是集成在FPGA内的硬IP核,故无论使用与否,PLL都存在在FPGA中。C.使用PLL可以有效减少时钟偏斜的现象D.PLL可以调整时钟的频率,占空比,相位等二、判断题(本大题共10个小题,每题1分,共10分)得分评阅人1、NiosII系统结构中有32个32位的通用寄存器,8个32位控制寄存器。()2、Avalon接口是一个同步协议的接口。()3、在较高频率下SDRAM控制器核与SDRAM芯片之间需要PLL调整时钟相位。()4、NiosII的定时器控制器的特性之一是具有增1、减1两种计数模式。()5、在QuartusII编译之前,对FPGA未使用的引脚一般要设置成Asinputtri-stated。()6、Fla