级数字电路基础期末试卷B答案(完整版).doc
上传人:天马****23 上传时间:2024-09-10 格式:DOC 页数:4 大小:1.7MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

级数字电路基础期末试卷B答案(完整版).doc

级数字电路基础期末试卷B答案(完整版).doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

级数字电路基础期末试卷B答案(完整版)(文档可以直接使用,也可根据实际需要修改使用,可编辑欢迎下载)数字电子技术基础试卷B卷答案02级物教(期末)考试时间:120分钟考试方式:闭卷笔试一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、TTL器件比CMOS器件功耗小[×]2、3线-8线译码器74138有8个数据输入端,3个数据输出端[×]3、7段显示译码器是唯一地址译码器[×]4、数据分配器是单输入多输出通道器件[√]5、数据选择器具有多个数据输入通道[√]6、74LS151是8选1数据选择器,也可用它来实现逻辑函数[√]7、卡诺图可用来化简任意个变量的逻辑表达式[×]8、只要输入信号同时变化,就可消除竞争冒险[×]9、三态门表示有三种输出状态[√]10、集电极开路门可用于线与,但必须接上拉电阻[√]二、写出图中电路的逻辑函数表达式。(每小题5分,共10分)1、F=AB2、三、选择题:(多选题,多选或少选不得分,每小题4分,共40分)四、填空题(每空1分,共20分)1、寄存器中,与触发器相配合的控制电路通常由门电路(选择提示:门电路、触发器、晶体二极管)构成。2、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为_01011_。(2**5=32,2×32=64,75-64=11)3、一个触发器可表示_1_位二进制码,三个触发器串接起来,可表示_3_位二进制数。4、欲表示十进制的十个数码,需要_4_个触发器。5、RS_触发器存在输入约束条件,主从JK触发器会出现一次翻转现象。6、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。7、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过_3_个时钟周期。8、正跳沿触发翻转的D触发器的输入信号在CP上升沿前一瞬间加入。9、T触发器是由_JK_触发器的数据输入端短接而成。10、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=_1_,反向输出端=_1_,当_R和S同时由0变1_时,输出不定状态。11、触发器的脉冲工作特性是指对_输入信号_和_时钟脉冲_的要求。五、用CMOS电路实现下面的逻辑函数,画出其内部电路图(用场效应管作为基本单元),要求清晰整洁。(共10分,每小题5分)1、L=2、L=六、设计一个由三人投票(只能投赞成和反对票)的表决电路,当多数人赞成时,投票通过。投赞成票约定为0,投票通过约定为0,只限用与非门电路,要求写出设计过程(10分)解:依题意可得下面的真值表,L=0代表投票通过;ABCL00000010010001111000101111011111由上面的真值表可得逻辑表达式为:L=AB+BC+CA+ABC=AB+BC+CA将其划简为与非表达式为:L=依上式画出逻辑电路图如下:七、解:有“0”冒险。当B=0,D=1时,F=C+,会出现“0”冒险。从卡诺图知,逻辑功能不变而能消除“0”冒险的逻辑表达式为F(A,B,C,D)=