电子技术实训篇第二版综合实训ppt课件.ppt
上传人:天马****23 上传时间:2024-09-14 格式:PPT 页数:87 大小:5.6MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

电子技术实训篇第二版综合实训ppt课件.ppt

电子技术实训篇第二版综合实训ppt课件.ppt

预览

免费试读已结束,剩余 77 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

4项目目标与准备AT89S52单片机有四种引脚结构,如图4-2所示。符号温度传感器序号R1智能水温控制系统组成图4-7单片机应用系统电路RS设置DDRAM地址的指令为:表4-13图4-12单片机控制模块原理图图4-13蜂鸣器报警模块和液晶显示模块原理图图4-14键盘输入模块原理图图4-15温度传感器模块和继电器模块原理图软件系统设计voidInitial_DS18B20(void)//产生复位脉冲初始化DS18B20{unsignedchari;/*产生约900us的低电平脉冲*/DQ=0;i=100;while(i>0)i--;/*产生上升沿*/DQ=1;/*等待约40us*/i=4;while(i>0)i--;}voidWait_Response(void)//等待DS18B20产生的应答脉冲{unsignedcharj;while(DQ);while(~DQ)//检测到应答脉冲{j=4;while(j>0)j--;}}图4-16(c)读时序bitRead_Bit(void)//读取数据的一位{unsignedchari;bittmp;DQ=0;i++;DQ=1;i++;i++;//读时隙下降沿后15us,DS18B20输出数据有效tmp=DQ;i=8;while(i>0)i--;return(tmp);}unsignedcharRead_Byte(void)//读取数据的一个字节{uchari,j,d;d=0;for(i=1;i<=8;i++){j=Read_Bit();d=(j<<7)|(d>>1);}return(d);}指令选择部件,控制水温的精度,对项目进行改进项目小结与建议项目训练DDS技术介绍信号发生器的构成AD9851主要特性参数如下:●单电源工作(+2.7~+5.25V)。●工作温度范围-45~85℃。●低功耗,在180MHz系统时钟下,功率为555mW;电源设置有休眠状态,在该状态下,功率为4mW。●内含6倍参考时钟倍乘器,可避免对外部高速参考时钟振荡器的需要,减小了由于外部频率源过高而可能产生的相位噪声。●频带宽,正常输出工作频率范围为0~72MHz。●频率分辨率高,32位的频率控制字,使得它在180MHz系统时钟下输出频率的精度可达0.04Hz。●相位可调,可接收来自单片机的5位相位控制字。●接口简单,可用单片机8位并行口或串行口直接输入频率、相位控制数据。AD9851为28引脚表帖元件,其引脚排列如图4-23所示。AD9851的各引脚功能详细介绍如下所示:D0~D7:8位数据输入口,可给内部寄存器装入40位控制数据。PGND:6倍参考时钟倍乘器地。PVCC:6倍参考时钟倍乘器电源。W_CLK:字装入信号,上升沿有效。FQ_UD:频率更新控制信号,时钟上升沿确认输入数据有效。REFCLOCK:外部参考时钟输入。CMOS/TTL脉冲序列可直接或间接地加到6倍参考时钟倍乘器上。在直接方式中,输入频率即是系统时钟;在6倍参考时钟倍乘器方式下,系统时钟为倍乘器输出。AGND:模拟地。AVDD:模拟电源(+5V)。DGND:数字地。DVDD:数字电源(+5V)。RSET:DAC外部复位连接端。VOUTN:内部比较器负向输出端。VOUTP:内部比较器正向输出端。VINN:内部比较器的负向输入端。VINP:内部比较器的正向输入端。DACBP:DAC旁路连接端。IOUTB:互补DAC输出。IOUT:内部DAC输出端。RESET:复位端。低电平清除DDS累加器和相位延迟器为0Hz和相位,同时置数据输入为并行模式以及禁止6倍参考时钟倍乘器工作。图4-25基于AD9851的信号发生器的硬件电路图4-26滤波器组成原理图图4-27AD9854的引脚表4-17控制寄存器如何实现基于DDS的信号发生器图4-31DDS+PLL混频方案设计软件设计项目小节与建议项目训练FPGA技术介绍如何用单片机完成数字存储示波器系统数字存储示波器组成图4-45FPGA顶层模块原理图格式图4-48LabVIEW上位机程序框图图4-50控制命令异或校验模块前面板图4-51控制命令异或校验模块程序框图图4-52示波器与频谱仪系统显示VI程序框图图4-53带控制命令异或校验模块分支结构的主程序框图图4-54带示波器与频谱仪显示模块分支结构的主程序框图如何实现单片机和FPGA技术的复杂系统开发项目小节与建议项目训练此课件下载可自行编辑修改,供参考!感谢您的支持,我们努力做得更好!