如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
第八章触发器和时序逻辑电路时序逻辑电路与输出状态不仅与输入变量有关,而且还与系统先前的状态有关。双稳态触发器的特点:基本R-S触发器与非门组成的R-S触发器为负脉冲有效。第二节钟控双稳态触发器一、钟控R-S触发器CP=1时,触发器才能翻转。CP控制触发器的翻转时刻,R、S控制触发器的翻转状态。钟控R-S触发器为正脉冲有效。例:已知钟控R-S触发器(正脉冲有效)的输入信号RD、R、S波形如图,试画出Q的波形。例:由钟控R-S触发器组成的T′触发器如图所示,可完成计数功能,试分析其逻辑功能。二、主从型JK触发器JKQn+100011011主从型JK触发器将触发器的翻转控制在CP下降沿这一时刻。主从型JK触发器无不定状态,组成计数电路,可克服空翻。例:已知JK触发器(下降沿触发)的输入信号J、K波形如图,试画出Q的波形(Q初始状态为0)。例:已知各触发器的初态均为0,A、CP波形如图,试画出Q波形。三、D触发器DCP例:已知各触发器的初态均为0,A、B波形如图,试画出Q1、Q2波形。四、T′-T触发器五、触发器逻辑功能的转换D→T′触发器74LS11274LS175外部引线图四人抢答电路例:已知各触发器的初态均为0,D、RD波形如图,试画出Q1、Q2波形。例:已知各触发器的初态均为0,A、B、C波形如图,试画出Q波形。第三节寄存器一、数码寄存器1二、移位寄存器74LS194第四节计数器计数器是统计输入脉冲个数的逻辑部件。除用于直接计数外,还可以用于定时、分频、产生节拍脉冲以及进行数字运算等等。一、异步二进制计数器CP一个触发器可表示一位二进制数,N个触发器可表示N位二进制数,构成N位二进制计数器,也可称为2N进制计数器。可计(2N-1)个脉冲,实现2N分频。异步二进制减法计数器CP二、同步二进制计数器三、十进制计数器0CP同步十进制计数器例:在图示电路中,试列出状态表,并分析其逻辑功能。(原状态000)例:在图示电路中,试列出状态表,画出Q0、Q1、Q2的波形,并分析其逻辑功能(原状态000)0例:在图示电路中,试列出状态表,并分析其逻辑功能(原状态000)例:在图示电路中,X为控制信号,取0或1,试列出状态表,并分析其逻辑功能(原状态000)第五节集成计数器T4293(二-八-十六进制计数器)例:用T4293分别接成五、九进制计数器。T4290(二-五-十进制计数器)常用计数器集成电路(TTL)74LS138第六章模拟量和数字量的转换一、DAC、ADC的概念二、DAC、ADC的应用数字通信和遥测