第--章-集成触发器优秀文档.ppt
上传人:天马****23 上传时间:2024-09-10 格式:PPT 页数:53 大小:2.8MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

第--章-集成触发器优秀文档.ppt

第--章-集成触发器优秀文档.ppt

预览

免费试读已结束,剩余 43 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

概述主要要求:信号决定,而且要求按照一定的节拍工作。主从触发器由分别工作在时钟脉冲CP不同时段的主触★CP到达时,CP=0,CP=1。由触发器现态和次态的取值来确定输入信号取值的关系表,又称激励表。至于状态如何翻转,则由CP单击此处将跳过刚才讲过的主从RS触发器内容工作原理及逻辑功能第4章集成触发器(integratedFlip-Flop)同步触发器在CP=1期间能发生多次翻转,这种现象称为空翻(称为状态的翻转)。给主从触发器提供反相的时钟信号,使它们在不同的时段交替工作。已有Qn+1=D3无空翻触发器当RD和SD同时由0变1时,输出状态可能为0,也可能为1,即输出状态不定。QnQn+1在CP↓时刻执行JK功能触发器的作用二、触发器的类型(1)弄清时钟触发沿是上升沿还是下降沿?至于状态如何翻转,则由CP后者没有记忆功能,用于构成组合逻辑电路。[例]设触发器初态为1,试对应输入波形画出Q1、Q2的波形。出完全取决于该时刻的输入,与电路原来状态无关;[例]下图为分频器电路,设触发器初态为0,试画出边沿触发器的逻辑功能和特性方程只在时钟的上升沿(或下降沿)成立。锁存,构成计数器、移位寄存器时一般要用边沿触发器保持原状态不变置0、置1信号高电平有效已有Qn+1=D(1)写出待求触发器和给定触发器的特性方程。CP触发的边沿JK触发器一、基本RS触发器工作原理3.逻辑功能的特性表描述电路结构和工作原理不同,因此电路功能[例]试对应输入波形画出下图中Q端波形。CP触发的边沿JK触发器触发器次态与输入信号和电路原有状态之间关系的真值表。具有异步端的边沿D触发器触发器具有记忆功能,常用来保存二进制信息。★根据是否受时钟控制分为输入信号消失后,新状态可长期了解无空翻触发器的类型,掌握其工作特点。D触发器的特性表、特性方程、驱动表和状态转换图Q主=1时,Q从置1,即Q从=Q主,从触发器翻转到与主触发器相同的状态。掌握与非门结构基本RS触发器的电路、逻辑三、边沿触发器工作波形分析举例电路简单,是构成各种触发器的基础。置0、置1信号高电平有效Q主=1时,Q从置1,即Q从=Q主,从触发器翻转到与主触发器相同的状态。发器的辅助输入端,用于直接置0或直接置1。波形分析举例(二)基本RS触发器的两种形式(三)基本RS触发器的优缺点二、同步触发器QQRD3.同步RS触发器的特性表与特性方程(二)同步D触发器解:2.D触发器的特性表、特性方程、驱动表和状态转换图(三)同步JK触发器解:(四)同步触发器的特点主要要求:Master-SlaveFlip-Flop主从触发器和边沿触发器有何异同?Q从综上所述,主从触发器状态只能在CP时刻发生翻转,其它时刻则保持不变.至于状态如何翻转,则由CP之前最后的输入信号值决定。无空翻触发器的学习重点是根据逻辑符号识别其功能,理解其应用。下面介绍常用无空翻触发器的符号及其应用注意事项。QQ注意Q1J主要要求:一、触发器的五种逻辑功能及其转换(二)不同逻辑功能间的相互转换3.DJK二、触发器的应用与分析举例Q21触发器和门电路是构成数字系统的基本逻辑单元。前者具有记忆功能,用于构成时序逻辑电路;后者没有记忆功能,用于构成组合逻辑电路。触发器的逻辑功能是指触发器的次态与现态及输入信号之间的逻辑关系。其描述方法主要有特性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等。电平触发器★根据是否受时钟控制分为不同触发方式的工作特点分析触发器时应弄清楚触发器的功能、触发方式和触发沿(或触发电平),并弄清楚异步输入端是否加上了有效电平。