第-章触发器优秀文档.ppt
上传人:天马****23 上传时间:2024-09-10 格式:PPT 页数:42 大小:1MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

第-章触发器优秀文档.ppt

第-章触发器优秀文档.ppt

预览

免费试读已结束,剩余 32 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

第4章触发器4.2触发器的电路结构与动作特点图4.2基本RS触发器(a)逻辑图;(b)逻辑符号;(c)逻辑符号输入R为复位端,当R有效时,Q变为0,CC4027和CC4013。负边沿触发器如何克服空翻和振荡?6边沿触发器电路如图题4.Qn+1=S+Qn3同步触发器接成图题4.S为置位端,当S有效时,Q变为1,称(2)当J=1,K=0时,Qn+1=,置“1”。(3)CP=0期间,与非门G3、G4输出结果Q4=Q3=1,00会使Qn+1=1,=0,之后反馈到输入端,如果CP=1较S为置位端,当S有效时,Q变为1,称1374LS112管脚排列图(a)管脚排列;(b)逻辑符号图4.6同步RS触发器(a)逻辑电路;(b)逻辑符号图4.7状态图CPCPQn+1=第一个CP=1期间Q状态变化的情况。Qn+1为触发器的新状(2)当J=1,K=0时,Qn+1=,置“1”。【思考题】1.只有输入触发信号有效时,输出状态才有可能转换;如图4.111001器74LS112、双D正边沿触发器74LS74,CMOS型的有:(3)当J=0,K=0时,Qn+1=Qn,保持不变。Qn+1为触发器的新状按结构分为基本、同步、主R+S=1(约束条件)00Qn为触发器的原状态(现6所示,设初状态均为0,段Q与的状态。8同步JK触发器(a)逻辑电路;(b)逻辑符号的平均延迟时间tpd1比与或非门构成的基本触发器的平均一、负边沿JK触发器号的控制,也称其为直接复位-置位触发器。6边沿触发器电路如图题4.8所示,设初状态为0,器相同,只是逻辑符号和时序图不同,图4.Qn+1为触发器的新状R+S=1(约束条件)011中可知:该触发器有置“0”、置“1”功能。102(b)、(c)所示,方框下器相同,只是逻辑符号和时序图不同,图4.边沿触发器电路结构与动作特点【思考题】1.负边沿触发器的CP脉冲何时有效?2.负边沿触发器如何克服空翻和振荡?3.T和T′触发器有何功能?本章小结习题