毕业:基于cpld的高速时钟电路汇编(完整版)资料.doc
上传人:天马****23 上传时间:2024-09-10 格式:DOC 页数:81 大小:3.5MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

毕业:基于cpld的高速时钟电路汇编(完整版)资料.doc

毕业:基于cpld的高速时钟电路汇编(完整版)资料.doc

预览

免费试读已结束,剩余 71 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

毕业:基于cpld的高速时钟电路汇编(完整版)资料(可以直接使用,可编辑优秀版资料,欢迎下载)TOC\*MERGEFORMAT第1章绪论PAGEREF_Toc319600125\h31.1研究背景及意义PAGEREF_Toc319600126\h31.2频率合成技术的研究现状PAGEREF_Toc319600127\h31.3研究内容及章节安排PAGEREF_Toc319600128\h6第2章锁相式频率合成技术及ADF4360-7PAGEREF_Toc319600129\h82.1锁相式频率合成技术PAGEREF_Toc319600130\h82.2PLL芯片ADF4360-7PAGEREF_Toc319600131\h102.3本章小结PAGEREF_Toc319600132\h13第3章基于CPLD的高速时钟电路硬件电路设计PAGEREF_Toc319600133\h143.1设计方案设想及技术指标PAGEREF_Toc319600134\h14整体设计方案设想PAGEREF_Toc319600135\h14系统设计指标PAGEREF_Toc319600136\h143.2频率合成部分的实现PAGEREF_Toc319600137\h153.3主控芯片的选取PAGEREF_Toc319600138\h15使用单片机作为主控芯片PAGEREF_Toc319600139\h15使用DSP作为主控芯片PAGEREF_Toc319600140\h16使用CPLD/FPGA作为主控芯片PAGEREF_Toc319600141\h163.4电源模块PAGEREF_Toc319600142\h173.5本章小结PAGEREF_Toc319600143\h17第4章基于CPLD的高速时钟电路软件设计PAGEREF_Toc319600144\h184.1硬件描述语言HDLPAGEREF_Toc319600145\h18硬件描述语言简介PAGEREF_Toc319600146\h18VerilogHDL与VHDLPAGEREF_Toc319600147\h194.2软件设计PAGEREF_Toc319600148\h25配置PAGEREF_Toc319600149\h26软件设计流程PAGEREF_Toc319600150\h274.3本章小结PAGEREF_Toc319600151\h30第5章系统调试及性能分析PAGEREF_Toc319600152\h315.1硬件调试PAGEREF_Toc319600153\h315.2软件调试PAGEREF_Toc319600154\h315.3软硬件联合调试PAGEREF_Toc319600155\h32输出频率测试PAGEREF_Toc319600156\h33相位噪声测试PAGEREF_Toc319600157\h355.4本章小结PAGEREF_Toc319600158\h36结论PAGEREF_Toc319600159\h37第1章绪论本章介绍了论文的研究背景、目的和意义,并对国内外频率合成技术的发展和动向做了简要综述,最后介绍了本论文的研究内容安排。1.1研究背景及意义随着信号处理技术的飞速发展,高速信号处理已逐渐成为了信号处理领域的研究热点。而作为高速信号处理系统中的一个重要组成部分,时钟源(频率源)已成为雷达、通信、测试仪器等电子系统实现高性能指标的关键。因此,如何设计出一个高效、高稳定性的时钟子系统成为一个头等重要的问题[1]。该课题主要针对高速信号处理领域中,系统所需的高性能稳定的高速时钟电路的设计进行研究。在不同的系统中,根据系统设计指标的要求不同,时钟电路所提供的时钟频率也不同。对现代无线通信来说,将晶体振荡器的高频率稳定性与LC振荡器的宽可调性结合起来的方法是必要的。在频率合成中我们找到了这两种性能。频率合成是从一个单一频率的低频晶体振荡器中产生多种特别精确频率的一种方法。在大多数接收机、发射机、收发报机和测试设备中,频率合成是产生各种频率的主要技术。到目前为止,最普遍的频率合成方法是利用锁相环技术(PLL)[2]。ADF4360-7是ADI公司2004年推出的一款低功耗的PLL芯片,具有很宽的工作频带,输出频率范围为350~1800MHz,且其内部集成了VCO,由外部电感值设定不同的工作频段,方便了锁相