数电 第5章.ppt
上传人:sy****28 上传时间:2024-09-15 格式:PPT 页数:78 大小:4.3MB 金币:16 举报 版权申诉
预览加载中,请您耐心等待几秒...

数电 第5章.ppt

数电第5章.ppt

预览

免费试读已结束,剩余 68 页请下载文档后查看

16 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

6.1概述6.2时序逻辑电路的分析方法6.2.1同步时序逻辑电路的分析方法6.2.2描述时序电路状态转换过程的方法6.3若干常用的时序逻辑电路6.3.1寄存器和移位寄存器6.2.2计数器5.1概述⒉时序逻辑电路的方框图与组成:二、时序逻辑电路的分类5.2.1同步时序逻辑电路的分析方法例1:试分析图示时序电路的逻辑功能,要求:①写出驱动方程、状态方程和输出方程;②列出状态转换表;③画出状态转换图;④画出时序波形图;⑤判断电路能否自启动?4、列出状态转换表:5、画出状态转换图:6、画时序图:例2:课本例6•2•3(P265):分析图示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出状态转换表和状态转换图。⒋画状态转换表:⒌状态转换图:5.3若干常用的时序逻辑电路5•3•1寄存器和移位寄存器⒉寄存器实例:四位寄存器74LS175二、移位寄存器根据移位数据的输入-输出方式,又可将它分为四种:1、D触发器组成的4位移位寄存器逻辑图:假设DI依次输入1011,并设触发器初态为0时序波形图:2、4位双向移位寄存器:74LS194A功能表扩展:两片74LS194A扩展一片8位双向移位寄存器一、计数器定义、分类;二、用T触发器构成二进制加/减计数器的规律;三、主要中规模计数器(74LS160/161/163)芯片介绍;四、任意进制计数器的构成方法-计数器的设计。一、计数器的定义、分类二、用T触发器构成同步二进制加/减计数器的规律根据状态转换表得翻转规律:Q0触发器,每来一个CP,翻转一次;Q1触发器,当Q0n=1且来CP时,翻转,否则保持;Q2触发器,当Q0n=1、Q1n=1且来CP时,翻转,否则保持;Q3触发器,当Q0n=1、Q1n=1、Q2n=1且来CP时,翻转,否则保持。T触发器的状态转换规律为:T=1时,翻转;T=0时,保持。000000同步二进制加法计数器的时序图:⒉用T触发器构成同步二进制减法计数器:根据状态转换表得翻转规律:Q0触发器,每来一个CP,翻转一次;Q1触发器,当Q0n=0且来CP时,翻转,否则保持;Q2触发器,当Q0n=0、Q1n=0且来CP时,翻转,否则保持;Q3触发器,当Q0n=0、Q1n=0、Q2n=0且来CP时,翻转,否则保持。用T触发器实现3.用T触发器构成十进制同步计数器C=Q0Q3三、集成中规模计数器芯片介绍161的状态循环为:160/161管脚功能说明:74LS163的功能表74LS161/160的功能表P282四、任意进制计数器的构成方法<一>M<N(1)(异步清零端):用SM使有效。例2:用74LS163实现6进制计数器。例3、用74LS160实现6进制计数器。2、预置数法:利用(同步置数端)进行置数例4、用74LS160实现6进制计数器。练习:用74LS161实现6进制计数器例5、用74LS160实现6进制计数器。同样,令且D3D2D1D0=0100也可实现练习1:用74LS161实现6进制计数器练习2:分析如下电路实现几进制计数器。练习3:分析如下电路实现几进制计数器。思考题:(异步置数端),如74LS191、190191和190外部管脚排列相同,管脚图为:CP预置数法:利用(异步置数端)进行置数1、M=N1×N2例1:用两片160实现一100进制计数器。工作原理:(2)并行进位法:10进制2、M≠N1×N2例2:用2片160实现19进制计数器(计数器初态为0)。(2)整体置数法的步骤:和M<N时的置数法类似:本章小节一、熟练掌握时序逻辑电路的分析方法;二、掌握同步寄存器、移位寄存器的概念;掌握集成中规模计数器161、160的工作原理。三、熟练掌握任意进制计数器的构成方法。6.2.2描述时序电路状态转换过程的方法P2535.15:已知CP波形,试画Q端波形。(设触发器初态为0)解:(p347)6.6:分析图示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出状态转换表和状态转换图。⒋画状态转换表:⒌状态转换图:P3506.16:设计一个可控计数器,输入变量M=0时为五进制,M=1时为十五进制。6.20、分析该电路为多少进制计数器,两片之间是多少进制?计数、译码和显示电路实验