数字电子技术项目2简单加法器电路设计与测试.ppt
上传人:天马****23 上传时间:2024-09-11 格式:PPT 页数:21 大小:1.9MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

数字电子技术项目2简单加法器电路设计与测试.ppt

数字电子技术项目2简单加法器电路设计与测试.ppt

预览

免费试读已结束,剩余 11 页请下载文档后查看

10 金币

下载此文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

项目2简单加法器电路设计与测试在数字设备中,数据和信息是用“0”和“1”组成的二进制代码来表示的,将若干个“0”和“1”按一定规律编排在一起,组成不同的代码,并且赋予每个代码以固定的含义,这就叫编码。2-2-1二进制优先编码器功能仿真测试在优先编码器电路中,将所有输入端按优先顺序排了队,允许同时在两个以上输入端上得到有效信号,此时仅对优先权最高的输入进行编码,而对优先级低的输入不予编码。2优先编码器74lS148【器件认知】二—十进制优先编码器74LS1472-2-2二—十进制优先编码器功能仿真测试2-3-1锁存器逻辑功能测试2-3-1锁存器逻辑功能测试2-3-1锁存器逻辑功能测试2-3-1锁存器逻辑功能测试1.设计功能指标1)8路开关输入;2)稳定显示与输入开关编号相对应的数字1-8;3)输出具有唯一性和时序第一的特征;4)一轮抢答完成后通过解锁电路进行解锁,准备进入下一轮抢答。2.任务要求:完成设计并用Multisim9.0仿真验证。图2-29抢答器组成框图1)开关阵列电路的设计2)触发锁存与解锁电路的设计2)触发锁存与解锁电路的设计3)编码电路的设计任务2-4八人抢答器的设计和制作项目2简单加法器电路设计与测试项目2简单加法器电路设计与测试THEEND